Login| Sign Up| Help| Contact|

Patent Searching and Data


Title:
演算回路およびこれを用いたニューラルネットワーク
Document Type and Number:
Japanese Patent JP4181837
Kind Code:
B2
Inventors:
Keisuke Kesaku
Takashi Morie
Akira Iwata
Osamu Nomura
Application Number:
JP2002272181A
Publication Date:
November 19, 2008
Filing Date:
September 18, 2002
Export Citation:
Click for automatic bibliography generation   Help
Assignee:
Canon Inc
International Classes:
G06G7/12
Domestic Patent References:
JP3256738B2
JP2004110420A
Other References:
中本 裕之 H. Nakamoto,PWM信号を用いたAD融合パターンマッチングプロセッサ A Pattern Matching Processor Using Analog-Digital Merged Architecture Based on PWM Method,電子情報通信学会技術研究報告 Vol.99 No.401 IEICE Technical Report,日本,社団法人電子情報通信学会,1999年10月29日,p.97-104
岩田 穆 Atsushi IWATA,新しい知能化へ向けたLSIシステム技術 アナログ・ディジタル融合回路による知能処理LSI,電子情報通信学会誌 第81巻 第9号 THE JOURNAL OF THE INSTITUTE OF ELECTRONICS,INFORMATION AND COMMUNICATION ENGINEERS,日本,社団法人電子情報通信学会,1998年 9月25日,p.893-897
中村 恒博,任意非線形活性化関数を有するパルス変調方式ニューラルネットワーク回路,電子情報通信学会1999年基礎・境界ソサイエティ大会講演論文集 PROCEEDINGS OF THE 1999 ENGINEERING SCIENCES SOCIETY CONFERENCE OF IEICE,日本,社団法人電子情報通信学会,1999年 8月16日,p.203-204
Attorney, Agent or Firm:
Yasunori Otsuka
Shiro Takayanagi
Yasuhiro Otsuka
Shuji Kimura